说明:双击或选中下面任意单词,将显示该词的音标、读音、翻译等;选中中文或多个词,将显示翻译。
您的位置:首页 -> 词典 -> 异步电路
1)  asynchronous circuit
异步电路
1.
The methodology of design and verification prototyping asynchronous circuit by synchronous design tools and synchronous FPGA was proposed.
提出了用同步电路设计工具和同步FPGA进行设计和验证异步电路原型的方法,设计并验证了一款异步坐标旋转数字处理器(CORDIC)。
2.
The existing synchronous tools direct mapping synthesis methods for bundled-data asynchronous circuit can t constrain timing effectively.
现可用的同步电路综合工具对捆绑数据类异步电路直接映射的方法不能有效地约束时序,分模块综合的方法不能进行全局优化,其中以标准单元组成C单元降低了电路性能、增加了电路面积。
3.
The area of the asynchronous circuit designed by the duai-rail four-phase handshake protocol is almost twice of that designed by the single-rail circuit.
基于四相双轨异步电路设计的芯片面积较单轨异步电路成倍增大,提出了将异步DCVSPG(ADCVSPG)逻辑用于双轨四相异步电路设计。
2)  Asynchronous circuits
异步电路
1.
Computer aided design software tools of asynchronous circuits represent the newest development of asynchronous circuits.
异步电路由于没有时钟频率的限制,所以较同步电路有很多优点,其研究也越来越广泛,是未来解决计算机CPU设计的一种重要方案。
2.
Application of asynchronous circuits has become one of the most promising directions in circuit design because asynchronous circuits are free of clock skews.
异步电路因不受时钟偏差的限制而逐渐成为电路设计研究的热点 。
3)  asynchronous sequential circuits
异步时序电路
1.
It is rather difficult to analyze and make use of asynchronous sequential circuits, so the application of asynchronous sequential circuits is much narrower than synchronous ones.
对异步时序电路的分析和使用是一个比较困难的问题 ,所以 ,异步时序电路的实际应用范围远不如同步时序电路 。
2.
According to different sensitive transitions of flip-flops used in sequential circuits, design and analysis methods for asynchronous sequential circuits are proposed by using the combinatorial clock.
本文根据电路中采用的触发器的不同敏感沿,提出采用组合时钟的异步时序电路的设计和分析方法。
4)  asynchronous circuits
异步集成电路
5)  Asynchronous circuit design
异步电路设计
6)  asynchronous sequential circuit
异步时序电路
1.
after introducing the model of Electric Potential asynchronous sequential circuit and the compete and Risky,it brings for ward analysis way and solution the Risky Phenomenon about Electric Potential asynchronous sequential circui
本文在分析电位异步时序电路模型、电位异步时序电路的竞争冒险后,提出了电位异步时序电路冒险的分析判断方法和冒险现象的避免方案。
2.
Starting from the excitation table for the JK Flip-flop, this paper introduces the logic design of synchronous sequential circuit and asynchronous sequential circuit based on single-edge-triggered JK flip-flop, and proposes the complete state equation.
从JK触发器的激励表出发,介绍了基于单边沿JK触发器的同步时序电路和异步时序电路设计,提出了双边沿JK触发器的完整状态方程,并以此为基础讨论了基于双边沿JK触发器的异步时序电路的设计方法。
3.
This paper introduces the principle of the dynamic Karnaugh map,and brings forward the new method of the asynchronous sequential circuit design-based on the coverage of asynchronous sequential circuit design.
该文根据动态卡诺图的原理,提出了异步时序电路设计的新方法-基于覆盖技术的异步时序电路设计法。
补充资料:单相异步电动机
      用单相交流电供电的异步电动机。所用电源方便,结构简单,价格低廉,运行可靠,广泛应用于办公室、家庭和医院等只有单相电源的场合。但它比三相异步电动机效率低,体积也大。因而单相电动机只做成小型的,其功率从零点几千瓦到几千瓦。
  
  单相异步电动机的定子一般有两个绕组,即主绕组和副绕组。它们沿圆周错开一定的空间角(一般是90°电角度)。主、副绕组的电流在时间上也有一定的相位差。单相异步电动机的转子均为笼式绕组。
  
  通常主、副绕组的磁通势不一定相等,时间也不一定正好差90°,故运行时,一般产生椭圆形旋转磁场。如单相异步电动机只有主绕组接单相电源时,定子绕组便产生脉振磁场,它可分解成正序旋转磁场和负序旋转磁场,两者均会在转子绕组里感应电动势。笼型转子绕组是自行闭合的,电流均可流通,正、负序磁场各自产生电磁转矩。它们与转矩的关系如图所示。图中T+表示正序电磁转矩,T-表示负序电磁转矩,T代表合成转矩。在转速为零时,合成转矩为零,即没有起动转矩。因此,只有主绕组接电源不能自行起动。一旦起动后,便有电磁转矩。
  
  为了获得起动转矩,单相异步电动机一般装有副绕组。采取电阻分相或电容分相的办法使主,副绕组中电流有一定的相位差,从而产生起动转矩(见分相异步电动机)。
  

说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条