说明:双击或选中下面任意单词,将显示该词的音标、读音、翻译等;选中中文或多个词,将显示翻译。
您的位置:首页 -> 词典 -> 滤波延迟
1)  filtering delay
滤波延迟
1.
Results show that PLL is of the factors such as loop filtering ripples,pre-filtering delay and PLL loop filtering delay,which can cause insu.
结果表明,PLL存在环路滤波纹波、前置滤波延迟和自身滤波延迟等方面的因素,对PLL的频率跟踪精度产生不良影响,且无法消除。
2)  delay filtering
延迟滤波
3)  delay-line filtering
延迟线滤波
4)  lagging filter
延迟滤波器
5)  flat delay filter
平坦延迟滤波器
6)  delay matched f ilter
延迟匹配滤波器
补充资料:波数字滤波器
      由两端终接电阻负载的无源LC梯形滤波器导出的一种数字滤波器结构。应用双线性变换S=k(1-Z-1)/(1+Z-1)可将用波参数描述的无源元件,实现为数字元件。表1列出了无源元件R、C、L及其对应的由延时单元、乘法器和加法器构成的数字元件。
  
  
  通常高阶递归型数字滤波器的级联型或并联型有产生极限环振荡的危险。此外,在输入信号非常小时,由于舍入误差的高度相关,也可能导致数字滤波器的不稳定而产生固定振荡。1971年,提出波数字滤波器的伪无源性概念,并论证了这种数字滤波器的低灵敏度特性。波数字滤波器具有良好的稳定性,可以用较短的系数字长实现,有良好的动态范围,不会出现极限环振荡(即在环路情况下应用也不会出现任何杂散振荡)。这种数字滤波器特别适用于通信系统。
  
  在波数字滤波器结构中,用波参数描述的元件,在联接时必须遵从端口间阻抗匹配的原则。相应地,数字元件之间的联接按其为串联或并联分别采用由乘法器和加法器构成的串联适配器或并联适配器匹配联接。适配器符号及其对应的联接关系见表2。图为三阶椭圆型低通LC 梯形滤波器及其等效的波数字滤波器。  波数字滤波器的另一种结构称为波格型数字滤波器,是由对称型或格型无源LC 滤波器导出的。
  
  

参考书目
   A. Antonious, Digital Filter : Analysis and Design,McGraw-Hill Co.,New York,1979.
  

说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条