说明:双击或选中下面任意单词,将显示该词的音标、读音、翻译等;选中中文或多个词,将显示翻译。
您的位置:首页 -> 词典 -> 平面编码器
1)  surface encoder
平面编码器
1.
A brief introduction is given to the scheme of ultra-precision positioner and common measuring systems of it,and a new measuring device-surface encoder(2D encoder) is narrated in details.
对现有的超精密工作平台的基本结构以及常见的精密测量系统进行了综合分析,详细介绍了一种新型的测量装置———平面编码器的工作原理。
2)  bit-plane encoder
位平面编码器
1.
Multiple parallel and pipeline methods are adopted in a bit-plane encoder (BPE) with zero state variables′ storing memory, such as dual bit-plane parallel encoding, pipeline control in pass scan, concurrent state variable′s generation circuit and parallel context formation inside a column.
该编码器采用了双位平面并行编码、通道扫描的流水控制、状态变量实时产生电路以及列内并行上下文生成等技术,实现了一种0状态存储器的多并行流水位平面编码器;并行同步流水的多记号输入算术编码器以及不定算术编码周期下的多输入同步读取电路,使算术编码速度平均为1。
3)  Plane coding
平面编码
4)  bit-plane coding
位平面编码
1.
VLSI Architecture of JPEG2000 Bit-Plane Coding;
JPEG2000中位平面编码的VLSI结构设计
2.
Hardware implementation of JPEG2000 bit-plane coding
JPEG2000位平面编码器的硬件实现
3.
As to exploit spectrum correlation sufficiently,the proposed method pre-processes hyperspectral image by band regrouping and reference frame selection,and decorrelates the spectrum redundancy with inter-band prediction and compresses the prediction residuals with bit-plane coding.
为了充分挖掘图像的谱间相关性,运用该算法对超光谱图像进行了预处理,通过谱段的自适应分组和预测参考帧的选取提高了压缩算法的编码性能,并结合谱间预测和位平面编码分别消除了超光谱图像的谱间和空间冗余。
5)  bitplane coding
位平面编码
6)  bit plane coding
位平面编码
1.
To solve the problem of inefficiency of implementing embedded block coding in JPEG 2000, a novel fast algo- rithm to achieve word-level sequential and parallel bit plane coding (BPC) was proposed.
为了更加有效地解决JPEG2000位平面编码算法实现的低效问题,提出了一种快速的基于字级顺序的嵌入式块编码方法。
2.
In this paper,the coding framework of AAZ is introduced and the key tools of AAZ,such as IntMDCT,error mapping and bit plane coding,are described in detail.
介绍了AAZ的整体技术框架,并对其关键技术——整数改进离散余弦变换、残差映射和位平面编码作了深入分析,最后与其它无损音频压缩技术在性能上进行了比较,结果表明其具有良好的压缩性能。
补充资料:编码器


编码器
encoder

  b旧nmoq,编码器(e ncoder)能将每一根输人线上的信号转换成输出端上的一个对应代码,即实现输人信号编码功能的组合逻挥电路。它广泛用于逻辑电路中。 图示是一个8线一3线编码器的逻辑图,其中I。~I:是八个输人端,YZ、Yl、Y。是三个输出端。当在输人端加上逻辑l信号时,便在YZ、Y、、Y。给出一个对应的三位二进制代码。输人信号与输出代码的省昔阵矛10一卜一h8线一3线编码器的逻辑图对应关系如表1所示。衰1圈中电路的功能裹┌───────────┬────┐│101一12 13 10 101‘17 │YZ Yz Yo│├───────────┼────┤│1 0 0 0 0 0 00 │0 00 │├───────────┼────┤│0 1 0 0 0 0 00 │0 01 │├───────────┼────┤│0 0 1 0 0 0 00 │0 10 │├───────────┼────┤│0 0 0 1 0 0 00 │0 11 │├───────────┼────┤│0 0 0 0 1 0 00 │1 00 │├───────────┼────┤│0 0 0 0 0 1 00 │1 01 │├───────────┼────┤│0 0 0 0 0 0 10 │1 10 │├───────────┼────┤│0 0 0 0 0 0 01 │1 11 │└───────────┴────┘ 在图示编码电路中,任何时候只允许有一个输人信号是l,否则电路不能正常工作。为克服这种局限性,便产生了优先编码器(priority eneoder)。设计优先编码器电路时,预先把所有的输人信号按优先权的高、低排队,当两个以上输人信号同时为1时,只对其中优先权最高的一个进行编码。表2是8线一3线优先编码器功能表,表中的“x”表示既可以是逻辑。,也可以是逻辑l。从表2中不难看出,输人信号I,的优先权最高,I。的优先权最低。例如当17~l时,无论I。~1。当中还有多少个是1,电路只对卜进行编码,使输人为Y:Y IYo=111。
说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条