说明:双击或选中下面任意单词,将显示该词的音标、读音、翻译等;选中中文或多个词,将显示翻译。
您的位置:首页 -> 词典 -> 算术编码器
1)  arithmetic encoder
算术编码器
1.
After the analysis of the updating condition for index table and probability interval,an optimized algorithm based on partial parallel scheme was presented for arithmetic encoder(AE) in JPEG2000.
通过对索引表和概率间隔区间更新条件的分析,提出了一种JPEG2000算术编码器的部分并行优化算法。
2.
FPGA implementation of the adaptive arithmetic encoder in JPEG2000 standard is investigated.
研究JPEG2000标准中自适应算术编码器的硬件实现问题,提出一种适合ASIC实现的并行结构,并在FPGA上对其进行了仿真验证。
3.
Focusing on the problem of path waiting or circular which existed in updating of context (CX) table and the renorme and byteout in the realization of the conventional arithmetic encoder in JPEG2000, a four-step pipeline architecture is employed to design an arithmetic encoder on FPGA platform to get high speed encoding.
针对JPEG2000标准中的算术编码器实现时,在上下文(CX)表更新、归一化及字节输出过程中具有返回或等待路径问题,提出一种新的同步流水算术编码器设计方案。
2)  arithmetic coder
算术编码器
1.
The algorithm is studied,then the VLSI architecture is proposed to implement the arithmetic coder which can be easily implemented by hardware.
通过研究JPEG2000标准中的算术编码算法,设计了一种算术编码器的VLSI结构。
3)  QM arithmetic encoder
QM算术编码器
1.
QM arithmetic encoder is a high efficiency encoder designed for the simplicity and speed.
QM算术编码器是一种简单和快速的高效算术编码器,它使用定点算法,限制输入符号是单一的,用近似来代替乘法。
4)  arithmetic coding
算术编码
1.
Research on context-based adaptive binary arithmetic coding;
基于上下文的自适应二进制算术编码研究
2.
Context-based adaptive 2-level binary arithmetic coding algorithm;
基于上下文的自适应二阶二进制算术编码算法
3.
Application of arithmetic coding in image compressing system;
算术编码在图像压缩系统中的应用
5)  arithmetic encoding
算术编码
1.
Both run length encoding and arithmetic encoding are employed to achieve higher compress.
针对目前三维拓扑压缩算法大都仅适用于三角网格的现状 ,在已有算法的基础上 ,进行了有效的推广 ,使得对于包含任意边数多边形的网格都可以进行有效的压缩编码 ;另外 ,根据多边形网格任一多边形中的各个顶点共面的特性 ,提出一种顶点坐标压缩方案 ,该方案与上述拓扑压缩算法有机结合可以显著地减少一般多边形网格数据在网上传输所需的带宽 ;最后 ,对编码过程产生的输出流进行游程编码与算术编码相结合的混合压缩编码 ,从而进一步提高压缩
6)  binary arithm etic coder
二进制算术编码器
补充资料:编码器


编码器
encoder

  b旧nmoq,编码器(e ncoder)能将每一根输人线上的信号转换成输出端上的一个对应代码,即实现输人信号编码功能的组合逻挥电路。它广泛用于逻辑电路中。 图示是一个8线一3线编码器的逻辑图,其中I。~I:是八个输人端,YZ、Yl、Y。是三个输出端。当在输人端加上逻辑l信号时,便在YZ、Y、、Y。给出一个对应的三位二进制代码。输人信号与输出代码的省昔阵矛10一卜一h8线一3线编码器的逻辑图对应关系如表1所示。衰1圈中电路的功能裹┌───────────┬────┐│101一12 13 10 101‘17 │YZ Yz Yo│├───────────┼────┤│1 0 0 0 0 0 00 │0 00 │├───────────┼────┤│0 1 0 0 0 0 00 │0 01 │├───────────┼────┤│0 0 1 0 0 0 00 │0 10 │├───────────┼────┤│0 0 0 1 0 0 00 │0 11 │├───────────┼────┤│0 0 0 0 1 0 00 │1 00 │├───────────┼────┤│0 0 0 0 0 1 00 │1 01 │├───────────┼────┤│0 0 0 0 0 0 10 │1 10 │├───────────┼────┤│0 0 0 0 0 0 01 │1 11 │└───────────┴────┘ 在图示编码电路中,任何时候只允许有一个输人信号是l,否则电路不能正常工作。为克服这种局限性,便产生了优先编码器(priority eneoder)。设计优先编码器电路时,预先把所有的输人信号按优先权的高、低排队,当两个以上输人信号同时为1时,只对其中优先权最高的一个进行编码。表2是8线一3线优先编码器功能表,表中的“x”表示既可以是逻辑。,也可以是逻辑l。从表2中不难看出,输人信号I,的优先权最高,I。的优先权最低。例如当17~l时,无论I。~1。当中还有多少个是1,电路只对卜进行编码,使输人为Y:Y IYo=111。
说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条