说明:双击或选中下面任意单词,将显示该词的音标、读音、翻译等;选中中文或多个词,将显示翻译。
您的位置:首页 -> 词典 -> 逻辑功能仿真
1)  logical function simulation
逻辑功能仿真
2)  logical simulation
逻辑仿真
1.
LS-DSP Microprocessor Logical Simulation Method;
LS-DSP微处理器的逻辑仿真方法
2.
The said digital gate circuit macro model can be used to perform a logical simulation for gate circurit and the digital circuit formed by the gate circuit.
提出了一种建立数字门电路宏模型的方法 ,采用该方法建立的门电路宏模型可以对门电路以及由门电路构成的数字电路进行逻辑仿真 。
3.
The said digital gate circuit marco model can be used to perform a logical simulation for gate circuit and the digital circuit formed by the gate circuit.
本文提出了一种建立数字门电路宏模型的方法 ,采用该方法建立的门电路宏模型可以对门电路 ,以及由门电路构成的数字电路进行逻辑仿真 。
3)  Verilog logic simulation
Verilog逻辑仿真
4)  logic simulator
逻辑仿真器
5)  logic function
逻辑功能
1.
,based on the analysis of the function,control strategy and preliminary test data of feed pump RB circuit,improvements were made on the control logic function of main steam pressure,drum water level,combustion and steam temperature,and the feed pump RB test was successfully finished.
在广东国华粤电台山发电有限公司1期工程首两台机组给水泵快速减负荷(RB)的试验中,通过分析给水泵RB回路的功能、控制策略以及预备性试验数据,对RB工况下的主蒸汽压力控制、汽包水位控制、燃烧控制、蒸汽温度控制的逻辑功能进行了改进,成功地完成了给水泵RB试验。
2.
The article,from the basic logic function and basic trait,discusses the principle and circuit of 555IC timer as gate circuit,analyses the properties of this gate: property of voltage transfering, output trait,and load faculty.
从555IC的基本逻辑功能和基本特性出发,论述了把555IC定时器用作门电路的理论依据和电路接线方案,分析了该门的电压传输特性、输出特性、负载能力等。
3.
The gains of the analogue signal can be programmed online from1to10 24via the special logic function configured in CPLD.
提出了一种采用CPLD和12位串行D/A转换器件DAC8043构成的可编程模拟信号调理的实现方法,通过CPLD的逻辑功能配置,使得所有信号通道的放大倍数可从1倍~1024倍在线编程控制。
6)  logical function
逻辑功能
1.
Realization of complex logical function in VRML2.0;
在VRML2.0中复杂逻辑功能的实现
2.
Discussion about the logical function of Timer 555;
关于555定时器逻辑功能的讨论
3.
Discussion about the Logical Function and Application of 555 Timer;
论555集成定时器的逻辑功能及应用
补充资料:发射极功能逻辑电路
      以"与"门输入和"或"门输出的非饱和型逻辑电路,简称EFL电路。它无"非"门的功能。其基本单元电路由两部分组成:由共基极工作方式的多发射极晶体管与上拉电阻Rc、下拉电阻Re构成输入级;由多发射极晶体管构成射极跟随器输出级(见图)。这种逻辑电路出现于70年代。在发射极功能逻辑电路中,共基极方式工作的输入晶体管的集电极 G点的电位与发射极输入端的逻辑关系为G=A·B,发射极跟随器不改变其逻辑关系,而发射极跟随器发射极输出的"线"功能可实现"或"逻辑。因此,图中电路的输入、输出有如下逻辑关系
  O1=A·B+C
   O2=A·B+D
  
  发射极功能逻辑同发射极耦合逻辑相同,典型的逻辑摆幅值为0.8伏,逻辑高电平为-0.8伏,逻辑低电平为-1.6伏,而参考电压Ub为-0.4伏。发射极功能逻辑电路是由发射极耦合逻辑电路改进而成。发射极耦合逻辑电路同相集电极构成"与"功能,射极跟随器的发射极输出能形成"或"功能,并只取发射极耦合逻辑电路的同相输出部分。
  
  
  在发射极功能逻辑基本单元电路中,输入级和输出级除共基和共集两只多发射极晶体管外,不包括任何反相器,这就保证了电路的高速度和良好的频率特性。
  
  然而,发射极功能逻辑电路没有"非"的功能是一大缺点,因而应用受到限制。同时,由于Ub=-0.4伏,输入晶体管集电结有0.4伏正偏,只有逻辑幅度和集电极串联电阻受到限制,才能保证输入晶体管集电极正偏不至于恶化到影响正常工作。
  
  发射极功能逻辑电路是在发射极耦合逻辑电路基础上的简化电路,它在大规模集成电路中作为内部单元电路和在与发射极耦合逻辑电路配合时,以构成各种组合门方面显示出速度快、结构简单、功耗小和功能灵活等优点。
  
  

参考书目
   复旦大学微电子教研组编:《集成电路设计原理》,人民教育出版社出版,北京,1978。
  

说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条