说明:双击或选中下面任意单词,将显示该词的音标、读音、翻译等;选中中文或多个词,将显示翻译。
您的位置:首页 -> 词典 -> 测试/组合逻辑电路
1)  test/combinational logic circuits
测试/组合逻辑电路
2)  combinational logic circuit
组合逻辑电路
1.
Research on power analysis of CMOS combinational logic circuits;
CMOS 组合逻辑电路的功耗分析研究
2.
The realization of a combinational logic circuit simulation platform with Applet technology of Java 2 is introduced in this paper.
介绍了以Java 2标准中的Applet技术开发组合逻辑电路网络仿真实验平台的原理。
3.
The competitive risks simulation in combinational logic circuit can locate all the competitive risks in the example with rapidity and precision,and eliminate them effectively by the introduction of blockade pulse.
通过仿真软件对组合逻辑电路中,竞争冒险的仿真分析,能快捷、全面地检查出实例中存在的所有竞争冒险,并侧重于引入封锁脉冲进行消除,有效地消除了竞争冒险。
3)  Combination logic circuit
组合逻辑电路
1.
Analysis of trouble diagnosis of combination logic circuit;
组合逻辑电路的故障诊断分析
4)  combinational logic circuits
组合逻辑电路
1.
The Application of Design Combinational Logic Circuits Based on Multisim;
Multisim在组合逻辑电路设计中的应用
2.
Test and diagnosis technology are researched about combinational logic circuits of the control system of magnetic bearings to be used in hard disk drives.
研究了硬盘主轴磁力轴承控制电路中组合逻辑电路的测试及故障诊断方法 ,提出了对芯片级故障 ,固定型故障以及误连等常见故障形式的测试及诊断方
3.
Conventional test generation algorithms for combinational logic circuits make use of backtracking during the search, that results in lowering down their running efficiency.
传统的组合逻辑电路测试方法在搜索过程中都不可避免地要进行反向回溯 ,由于反向回溯的次数过多 ,往往会降低算法的效率 。
5)  combinational circuits
组合逻辑电路
1.
This paper addressed the problem of timing safe replaceability for combinational circuits.
讨论了组合逻辑电路的时序安全可替换性问题 ,即如何判断一个组合逻辑电路可以替换另一个组合逻辑电路而电路的速度不会降低 。
6)  combinatorial logical circuit
组合逻辑电路
1.
Karnaugh map is the most often used and effective tool for the design or analysis of combinatorial logical circuit.
卡诺图是组合逻辑电路设计和分析常用和有效的数学工具,既可以化简逻辑函数,也可以分析组合逻辑电路的竞争冒险。
2.
The paper presents the implementation idea of combinatorial logical circuit based on CPLD in VHDL, and offers a specific application named decoding and I/O control of embedded teaching system to explain how to carry out the idea, including part of programming code.
本文介绍了基于CPLD组合逻辑电路的VHDL设计思想,并结合嵌入式教学系统的译码和I/O控制电路的具体应用,做了较为详细的例证,其中包含部分代码。
3.
The design of combinatorial logical circuit with many output variables is more complex than that with one output variable,because of the more output variables.
大多数的组合逻辑电路属于多输出电路 ,在进行多输出电路的设计时 ,由于输出变量增多 ,情况较单输出电路复杂 ,采用一般的设计方法分别对每个输出函数进行设计 ,尽管各个输出电路是最简的 ,但对整个系统来说并不一定最简 ,这时可以从系统整体来考虑 ,采取利用公共项、利用部分输出结果以获得另一些输出和分解成小系统等方法使系统设计简
补充资料:大规模集成电路测试技术
      大规模集成电路 (LSI)测试技术包括测试生成技术、响应鉴别技术、测试仪技术和易测设计技术等。LSI 电路的测试方法,首先是针对大规模集成存储器和微处理器这类数字电路的。数字集成电路功能测试的一般过程是:将一系列逻辑信号(由"1"、"0"组合的测试码)加到被测电路的输入端,同时将输出响应信号与预期设置的标准信号进行比较。根据比较结果鉴别被测电路功能是否正常。输入测试码的生成技术与输出响应的鉴别技术相结合,遂形成各种功能测试方法,常用的几种方法如表。
  
  
  测试生成技术  生成测试序列(即测试码的集合,亦称测试图案)的技术。主要的方法有三种。①随机产生:用硬件产生大量伪随机信号作为测试序列。此法的优点是图案数据量大、速度高,不需要用输入测试图案存储器,测试仪简单;缺点是有产生"不合法"图案的可能性,造成不确定状态。②算法产生:按照简单的算法,利用硬件实时产生测试序列。此法容易高速产生长而规则的图案,不需要图案存储器,特别适合大规模集成存储器的功能测试。③程序生成:由大型计算机执行测试生成程序而自动生成测试序列。测试生成程序是根据各种测试生成算法设计的。测试生成算法复杂、生成速度慢,因而必须利用图案存储器储存所生成的图案。这种方法适合电路研制部门使用。在无自动生成手段或自动生成的测试序列不够完全时,也可用人工方法编制全部或部分测试序列,但人工生成花费时间较多。
  
  响应鉴别技术  获得预期标准响应,以鉴别被测电路的输出响应是否正确的技术。采用的方法有:①自检:将被测电路插入实用系统,根据系统执行应用程序(或诊断程序)操作的结果鉴别被测电路的功能是否正常的自测方法。这种方法的主要优点是测试在实用环境下进行,无需专用测试设备,经济简便。但测试条件受到限制,测试灵活性差,唯有LSI电路需用量少的用户采用此法。②实时比较:由硬件(如被测电路的标准品或仿真器)实时产生预期响应与被测电路响应进行比较(图1a)。实时比较方式不需要大容量存储器存储测试序列和标准响应的数据,因而测试设备简单。在更改测试序列时,预期响应自动产生相应的变化,所以使用方便。随机产生测试时,因测试序列很长,特别适于采用这种比较方式。但比较方式对标准电路的依赖性很大,当每种被测电路测试时都要有相应的标准品。③存储比较:将所产生的标准响应事先存入大容量存储器,测试前调入高速测试图案缓冲存储器,测试时从中取出再与被测响应比较(图1b)。这种方式获得预期响应的方法有程序生成、标准电路产生和人工编制等。其主要优点是测试时不再依赖标准电路,特别适于电路性能分析测试使用。但必须使用大容量存储器和高速图案缓冲存储器,测试设备复杂。④压缩比较:将被测响应和预期响应通过图案压缩器压缩后进行比较,可避免大量比较和储存输出数据(图1c)。此法测试设备简单,特别适合现场维修用。数据压缩方法有跳变计数法和特征分析法等。前者是计数输出响应中"0"到"1"和"1"到"0"的跳变次数;后者是利用特征分析器而形成特征码。
  
  
  测试议技术 测试仪按功能有专用测试仪和通用(综合)测试仪两类。①专用测试仪:专门测试一种或一类电路的测试设备,如存储器测试仪、微处理器测试仪、手表电路测试仪等。这类测试仪主要用于电路的生产测试和验收测试。②通用测试仪:具有测试多种电路的能力。这类设备主要用在电路的研究与试制阶段,进行各种特性测量、功能检验和结果分析等。
  
  LSI测试系统由测试硬件和测试软件组成,典型硬件结构如图2。硬件结构中除计算机部分外,就是测试仪和测试处理器。测试处理器控制测试仪的所有单元,而测试仪包括功能测试和参数测试两部分。
  
  
  功能测试部分的测试图案产生器,可以是算法图案产生器,也可以是存储图案产生器,或是二者的结合。定时信号产生器产生时钟信号和选通信号。时钟信号与测试码通过波形格式器形成输入的测试信号,而选通信号确定输出信号的检测时间。管脚电路包括输入驱动器和输出检测器,前者决定输入信号的电平,后者检测输出信号的电平。此外,还有逻辑比较器供功能鉴别使用。程序电源中有的给管脚电路提供输入、输出高低电平的基准,有的给被测电路提供工作电压。失效分析存储器储存测试过程中的失效信息。
  
  参数测试部分的直流参数精密测试单元,是个能够加电压测电流和加电流测电压的部件,供精密测量电路直流参数使用。交流参数精密测试单元多为选购件,供精密测量电路交流(时间)参数使用。
  
  软件结构是自动测试系统的重要组成部分,其组成依测试系统的规模而异,一般包括四方面的软件。①操作系统:包括外设管理、文件管理、存储管理和其他实用程序;②运行系统:包括测试监控程序、器件测试程序和系统诊断程序;③开发系统:包括测试程序的编辑程序、编译程序和测试实用程序(供算法图案产生和存储响应的模拟与仿真用);④报告系统:包括测试分析程序和数据简化程序。
  
  易测设计技术  电路设计时采取的增加易测性的措施,即采用易测结构和自测方法。因为数字电路越复杂,其测试生成就越困难,对于高度时序电路更是如此。这就要求逻辑和芯片设计者在设计电路时必须考虑电路是否容易测试的问题,即需要进行电路的易测设计。
  

说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条