1)  CMOS
互补-金属氧化物-半导体
2)  CMOS
互补金属氧化物半导体
1.
25 μm 1P3M CMOS process is applied in the design.
25μm 1P3M的标准互补金属氧化物半导体(CMOS)工艺。
2.
A development of infrared focal plane array (IRFPA) complementary metal oxide semiconductor (CMOS) readout integrated circuit (ROIC) is introduced.
介绍了一种红外焦平面阵列( IRFPA)互补金属氧化物半导体 ( CMOS)读出集成电路 ( ROIC)的研制方案 ,叙述了读出电路的电路原理及工作时序、电路参数设计、版图设计及工艺分析。
3.
The radio frequency integrated circuits based on CMOS (Complementary Metal Oxide Semiconductor) process have more and more markets and prosperous future.
而基于CMOS(互补金属氧化物半导体)工艺的射频集成电路具有着广泛的市场和发展前景,无线接收机中的关键模块低噪声放大器(Low Noise Amplifier)则成为热点中的热点。
3)  CMOS process
互补金属氧化物半导体工艺
4)  static complementary metal oxide semiconductor
静态互补金属氧化物半导体
1.
In order to prove that power consumption leakage of a cryptographic system contains the information on the secret key in the system,the data-power consumption correlation of static complementary metal oxide semiconductor(CMOS) gates was analyzed.
为了证明密码系统运行时功耗泄漏包含系统密码信息,分析了静态互补金属氧化物半导体(CMOS)门数据功耗相关性,通过对AT89C52单片机实现的数据加密标准(DES)密码系统进行差分功耗分析(DPA)攻击,在64 h内获得了DES第16轮加密的48 bit密钥。
5)  BiCMOS
双极互补金属氧化物半导体
1.
To meet the application needs of high-speed and low-energy consumption digital systems,several kinds of BiCMOS open collector(OC)gates were designed by means of modifying inner structure and by using optimal parameters,with which some wired-AND logic systems were connected,and the common upward-resistance RL expressions of these systems were deduced from 2 wired-AND equivalent circuits.
为了满足高速度、低功耗数字逻辑系统的应用需求,运用改进电路内部结构和优化选取器件参数的方法,设计了4种双极互补金属氧化物半导体集电极开路(BiCMOS OC)门,并且用它们构成了线与逻辑系统;藉助两个BiCMOS OC门线与系统推导出其上拉电阻RL的计算式;对所设计的4种BiCMOS OC门和一种传统的TTL OC门线与系统进行了仿真试验和硬件电路试验。
6)  complementary metal oxide semicenductor(CMOS)
互补金属氧化物半导体(CMOS)
参考词条
补充资料:互补金属-氧化物-半导体集成电路
      基本单元电路反相器由N沟道和P沟道 MOS场效应晶体管对管(见P沟道金属-氧化物-半导体集成电路和N沟道金属-氧化物-半导体集成电路)构成,以推挽形式工作,能实现一定逻辑功能的集成电路,简称CMOS。单元电路如图1。CMOS电路的特点是:①静态功耗低,每门功耗为纳瓦级;②逻辑摆幅大,近似等于电源电压;③抗干扰能力强,直流噪声容限达逻辑摆幅的35%左右;④可在较广泛的电源电压范围内工作,便于与其他电路接口;⑤速度快,门延迟时间达纳秒级;⑥在模拟电路中应用,其性能比NMOS电路好;⑦与NMOS电路相比,集成度稍低;⑧有"自锁效应",影响电路正常工作。
  
  
  根据工艺的不同,CMOS电路可分为二类:①体硅CMOS电路已由初期的铝栅隔离环工艺发展成为硅栅等平面氧化物隔离工艺(见隔离技术);②蓝宝石上外延硅CMOS电路,与体硅工艺相比,具有结电容和寄生电容小、功耗低、传输延迟小、封装密度高、抗辐射力强、无自锁效应和设计灵活等优点,但也有寄生边缘漏电和背沟道漏电、迁移率低、悬浮衬底引起的电荷存储效应等缺点。图2为上述两种CMOS电路结构示意图。
  
  
  高性能CMOS电路(见高性能金属-氧化物-半导体集成电路)是CMOS电路和NMOS电路相结合的电路形式,在P型硅衬底上制作N阱的CMOS电路,可与NMOS电路在同一芯片上实现兼容,从而获得高集成度和低功耗。这为超大规模集成电路降低功耗提供了有效途径。
  
  

参考书目
   史常忻:《CMOS集成电路》,江苏科学技术出版社,南京,1979。
  

说明:补充资料仅用于学习参考,请勿用于其它任何用途。