说明:双击或选中下面任意单词,将显示该词的音标、读音、翻译等;选中中文或多个词,将显示翻译。
您的位置:首页 -> 词典 -> 静态功耗评估模型
1)  leakage power evaluation model
静态功耗评估模型
1.
A VSF-based leakage power evaluation model is then developed and used for evaluating and reducing the leakage power of CMOS combinational circuits.
为了解决利用晶体管级电路模拟分析CMOS电路静态功耗时模拟时间随电路规模增大迅速增加的问题,在分析晶体管堆叠效应对标准单元泄漏电流影响的基础上,定义了归一化堆叠系数和电路等效堆叠系数的概念,提出了基于电路有效堆叠系数的静态功耗评估模型
2)  power estimation model
功耗评估模型
1.
The accurate power estimation model designed for SMT structure will be able to analyze the power consumption of each component in SMT,so that efforts can be made to reduce power consumption of some certain components;What is more,this power model can also be utilized as a testing platform for system level and software level power estimation research.
为同时多线程微处理器结构建立的准确的功耗评估模型,将可给出该结构中各部件的功耗使用情况,进而可通过调整部件电压或优化部件结构的方法,达到减少整体功耗的目的;同时,此功耗评估模型也可以作为高层功耗优化研究的测试平台,为系统级、软件级功耗优化研究提供支持。
2.
There is no software power estimation model for CMP structure till now.
为单芯片多处理器结构建立准确的功耗评估模型,将可给出该结构中各部件的功耗使用情况,进而可通过调整部件电压或优化部件结构达到减少整体功耗的目的;同时,此功耗评估模型也可作为高层功耗优化研究的测试平台,为系统级、软件级功耗优化研究提供支持。
3)  static power estimation
静态功耗估计
4)  power estimation
功耗评估
1.
Through the development of godson-1 microprocessor design, this paper introduces the methodology of power estimation at architecture level and circuit level, and analyses their power models.
结合龙芯1号处理器实际设计过程,介绍了处理器功耗评估的方法和功耗模型,分别对结构级、电路级功耗评估和实际芯片3种情况进行测试程序仿真。
2.
Power estimation is the first step towards implementing low-power design in VLSI systems.
功耗评估是进行低功耗研究的基础。
3.
An efficient power estimation approach is proposed for the processor elements as for the synchronous data transfer architecture.
本文针对同步数据传输体系结构(SDTA)处理单元提出了一种功耗评估方法。
5)  standby power
静态功耗
1.
The paper analyses the standby power dissipation of standard SRAM 6-T cells.
为了解决存储单元的亚阈值泄漏电流问题,分析了在深亚微米下静态随机存储器(SRAM)6-T存储单元静态功耗产生的原因,提出了一种可以有效减小SRAM静态功耗浮动电源线的结构,并分析在此结构下最小与最优的单元数据保持电压;最后设计出SRAM的一款适用于此结构的高速低功耗灵敏放大器电路。
2.
As technology evolves, the threshold voltage will be re- duced accordingly, which results in an exponential increase of standby power.
随着工艺的发展,器件阈值电压的降低,导致静态功耗呈指数形式增长。
6)  static power
静态功耗
1.
The static power exceed the dynamic power in microprocessors as the feature size shrinks,especially for on-chip L2 caches.
随着集成电路制造工艺进入超深亚微米阶段,静态功耗在微处理器总功耗中所占的比例越来越大,尤其是片上二级Cache。
2.
Simulation results prove that active power of proposed Zipper CMOS full-adder can be reduced by up to 37%,5% and 7%,and static power can be reduced by up to 41%,20% and 43% as compared to the standard,the dual threshold voltage,and the multiple supply Zipper CMOS domino full-adder under similar delay time,respectively.
仿真结果表明,在相同的时间延迟下,与标准Zipper CMOS多米诺全加器、双阈值Zipper CMOS多米诺全加器、多电源电压Zipper CMOS多米诺全加器相比,新型Zipper CMOS多米诺全加器动态功耗分别减小了37%、35%和7%,静态功耗分别减小了41%,20%和43%。
补充资料:爱因斯坦静态宇宙模型
      爱因斯坦于1915年提出广义相对论后,1917年用它来考察宇宙,建立了现代宇宙学中的第一个宇宙模型。由于当时尚未发现河外星系的普遍退行现象,他的模型是一个有物质无运动的静态宇宙。若假定宇宙中物质的分布松散,解引力场方程可得出爱因斯坦静态宇宙度规如下:
  
  
  式中r,θ,嗞为球极坐标,t为宇宙时。由此建立的模型是一个有限无边的封闭宇宙,宇宙半径R和宇宙常数Λ的关系是Λ=1/R2。宇宙空间体积是2π2R3。若用ρ表示宇宙物质平均密度,宇宙总质量就等于2π2R3ρ。
  

说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条