说明:双击或选中下面任意单词,将显示该词的音标、读音、翻译等;选中中文或多个词,将显示翻译。
您的位置:首页 -> 词典 -> 三数据通道浮点加法器
1)  triple-data-path
三数据通道浮点加法器
2)  floating point addition
浮点数加法
3)  floating-point adder
浮点加法器
1.
An Approach of Design for High-Speed Floating-point Adder;
一种高速浮点加法器的设计实现
2.
Floating-point LMS Algorithm is implemented successfully based on the multi-input structure-efficient floating-point adder presented.
文中根据多输入高效浮点加法器结构在FPGA(现场可编程门阵列)上实现了浮点LMS算法。
4)  Floating point adder
浮点加法器
1.
Floating point adder is an important block in IC datapaths Its performance and power consumptions have a great effect on the performance of processors and DSP s In this paper, several architectures for floating point adder are summarized and analyzed A low power triple datapath architecture is described in particular Finally, the practicability of floating point adder architecture has been analyze
浮点加法器是集成电路数据通道中重要的单元 ,它的性能和功耗极大地影响着处理器和数字信号处理器的性能。
5)  triple data path
三数据通道
1.
The algorithm of the hardware implementation is the algorithm of two data path and the triple data path.
文中介绍了浮点加法器电路设计的常用算法 ,重点介绍了一种低功耗的三数据通道结构 ,最后以MAXPLUSⅡ为工具 ,给出了该结构的现场可编程门阵列 (FPGA)实现。
6)  floating point data
浮点数据
1.
Double precision floating point data based on IEEE.
该方法正确实现了基于IEEE754标准的双精度浮点数据在寄存器堆与功能单元之间的32位数据通路上的传输,仿真结果验证了其正确性。
补充资料:加权加法器
分子式:
CAS号:

性质:在对某一量值的多组测量中,考虑到每组测量结果的“权”后,计算出这一列测量结果总和的装置称加权加法器。“加权”是对测量值进行变换的一种方法。它的:目的是要突出测量值中的某些部分,抑制测量值中的另一些部分。实现的方法是将测量值中不同组成部分乘以不同的比例因子。

说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条