说明:双击或选中下面任意单词,将显示该词的音标、读音、翻译等;选中中文或多个词,将显示翻译。
您的位置:首页 -> 词典 -> 1553B总线控制器
1)  1553B Bus controllor
1553B总线控制器
2)  1553B bus
1553B 总线
1.
In the high precision of the Multisensor guiding system,using the presently broad interface standard of the Digital Time Division Command/Response Multiplex Data Bus-MIL-STD-1553B,a 1553B bus system with real time,high reliability and the high bus utilization rate is proposed in this paper.
针对高制导精度的多传感器导引系统,依托目前广泛应用的 MIL-STD-1553B 数字指令/响应式时分制多路传输总线,设计一种基于多传感器导引系统的具有实时性、高可靠性和高总线利用率的1553B 总线系统。
2.
The Software Development of MIL-STD-1553B Bus Testor;
充分利用1553B 总线和 USB 总线的特点,研制了一种 USB 总线接口的 MIL-STD-1553B 总线测试仪,该测试仪通过 USB 总线来控制1553B 总线,使得计算机通过 USB 总线便可与各种1553B 总线的设备进行数据通信,从而使得1553B 总线测试更加方便快捷。
3)  1553B bus
1553B总线
1.
Design and implementation of universal testing system for 1553B bus interface;
1553B总线接口通用测试系统设计与实现
2.
Test system of aerial electro-equipment based on 1553B bus;
基于1553B总线的航空电子设备的检测系统设计
3.
Transfer alignment simulation system of guided bomb based on 1553B bus;
基于1553B总线的制导炸弹传递对准仿真系统
4)  1553B data bus
1553B数据总线
1.
The key to the 1553B bus system is to design 1553B data bus interface controller chip.
本论文在研究美国1553B数据总线协议以及参考国外芯片设计的基础上,提出了总线接口控制器的总体设计方案,并给出主要模块的设计、仿真和测试。
5)  1553B protocol
1553B总线协议
6)  MIL-STD-1553B Bus
MIL-STD-1553B总线
1.
With the development of aviation industry, the ARINC429 bus and the MIL-STD-1553B bus are widely applied to the field of aviation and aerospace at present.
随着现代航空工业的发展,目前被广泛应用于航空航天领域的总线系统主要有ARINC429总线、MIL-STD-1553B总线等。
2.
ELMC incepts the information from PSP through MIL-STD-1553B bus, monitors and controls the second bus of the aircraft s electrical syste.
电气负载管理中心主要完成飞机的二次配电,它通过MIL-STD-1553B总线接收电源系统处理机(PSP)的控制信息,对配电中心的分布式汇流条以及固态功率控制器(SSPC)进行检测与控制,并负责把处理完的信息通过1553B总线传送给PSP。
补充资料:总线控制器


总线控制器
bus controller

信号,并用这些信号对存储器和输人输出系统的地址锁存、数据收发、允许写和允许输出等进行控制。控制翰人信号控制箱出状态箱人 ┌───┐ │状态机│ └───┘┌──┐ │状态│ │解码│ └──┘ 命令拾出 图1总线控制器电路结构 使用总线控制器的数据允许1〕EN和数据收发Efl丫R信号控制数据总线收发器;其中,用DEN启动数据收发器,用D】丫豆控制数据收发器的方向。利用对DEN和I〕T/R的定时控制,可以避免总线主控设备、数据总线收发器等的总线争用。 利用允许地址锁存ALE的输出确定对地址锁存的时间。从前一个总线操作完成到下一个总线操作出现在锁存器输出端为止,ALE至少要提供一个系统地址保持时间。利用该保持时间,支持多总线和公用存储系统。另外,系统命令的延迟也受到总线控制器的控制。命令延迟信号允许增加地址或写数据的时间,以便系统总线命令借助延迟完成各种总线操作。 使用总线控制器,是为了解决CPU控制负载过重与外引线数目受限制等问题。它使CPU仅产生状态信号,不直接产生控制存储器或1/0电路的读写信号。在构成系统时,就需要总线控制器译码状态信息,从而产生能直接控制驱动存储器和1/0读写的信号。由于总线控制器需要较高的负载能力,因此,一般采用双极型电路。 典型的总线控制器产品为82 C 288,它采用高速CHM()S技术。其主要功能有:提供局部总线和系统总线命令和控制,单+SV电压,全静态器件,与HM(万技术的82288全兼容。zongxian kongzh.qi总线控制器(bus controller)计算机系统中用以代替中央处理器(CPtl),提供总线控制和命令信号的一种专用集成电路。一般情况下,CPU输出表征该总线周期要存取的设备的状态信号,通过总线控制器产生该总线周期所需的全部总线控制信号及命令输出信号,并对连在总线上的存储器和输人输出(I/O)设备进行控制。总线控制器也称系晚总伐挂润霖。 总线控制器的内部结构主要由状态解码、控制输人逻辑、状态机、控制输出逻辑和命令输出逻辑等组成,其电路结构如图1所示。控制输出提供允许地址锁存ALE、数据收发1〕1,/R、数据允许DEN等
说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条