说明:双击或选中下面任意单词,将显示该词的音标、读音、翻译等;选中中文或多个词,将显示翻译。
您的位置:首页 -> 词典 -> 内嵌逻辑分析仪
1)  SigalTap II Logic Analyzer
内嵌逻辑分析仪
2)  embedded logic analyzer
嵌入式逻辑分析仪
1.
software function modules and Algorithms for Signal Processing is briefly introduced and The sampling datas for four signal are tested though embedded logic analyzer and testing errors are analyzed.
对软件功能模块及信号处理算法做了简要介绍,利用嵌入式逻辑分析仪对4路信号采集的数据进行了测试,并对测试误差做了分析。
2.
Through Embedded logic analyzer .
考虑到CCD驱动时序复杂、相位要求严格,提出运用锁相环技术进行高频信号的精确移相,用嵌入式逻辑分析仪对时序进行采样验证,在CCD电路板上实现了积分时间可调的CCD空间相机驱动时序。
3.
Then the use of the SignalTap II embedded logic analyzer in the Quartus II is introduced, and a detailed description of the design is also given.
本文首先阐述了在线测试相关技术,详细说明了在QuartusII中使用嵌入式逻辑分析仪SignalTapII的具体方法和步骤,并给出一个具体的设计实例。
3)  SignalTap II embedded logic analyzer
SignalTapⅡ嵌入式逻辑分析仪
4)  Embedded Logic Analyer(ELA)
嵌入式逻辑分析仪(ELA)
5)  logic analyzer
逻辑分析仪
1.
Design of virtual logic analyzer based on USB interface;
基于USB接口的虚拟逻辑分析仪的设计
2.
Embedded Logic Analyzer System Design Based on PXA255;
基于PXA255的嵌入式逻辑分析仪设计与研究
3.
Design of logic analyzer based on oscilloscope displaying;
基于CPLD的简易逻辑分析仪设计
6)  logical analyzer
逻辑分析仪
1.
The design uses the single-chip microcomputer and CPLD as control center, and adopt essential periphery circuits to realize simple logical analyzer.
以单片机和CPLD为核心,辅以必要的外围电路,构成了一个简易逻辑分析仪。
2.
A software logical analyzer developed by virtual device driver based on Windows 9x architectures was proposed and corresponding software was developed.
基于Windows 9x操作系统平台提出了利用虚拟设备驱动程序开发软件逻辑分析仪的方法 ,并开发了相应的软件。
补充资料:逻辑分析仪
      高效率的数据域测试通用仪器,又称数据域示波器,用于数字系统逻辑电路的分析和检修。逻辑分析仪出现于70年代初期。早期对数字电路的测试,是用示波器观察被测数据序列脉冲波形的方式进行的。但在现代数字系统中常常需要比较4、8、16、32或更多位的并行数据和序列中脉冲前沿、后沿的相对时间关系,同时还要连续观察并长期跟踪某一个或某几个错误脉冲的瞬间出现。因此,用传统示波器进行这些测试有很大困难,甚至不可能。逻辑分析仪利用多个或多路快速随机存储器作中介,有多个输入通道、多种采样方式、多种触发方式和多种显示方式,能高效率地解决数据域测试中难以解决的问题。
  
  工作原理  逻辑分析仪的基本工作原理,是通过它的多路先入先出随机存储器(亦即移位寄存器),在设定的条件下快速写入被测信息,再以慢速读出,经有控处理后在显示器上显示被测脉冲逻辑定时关系(图1)。逻辑分析仪的核心是多路先入先出随机存储器嘮,由各输入通道0~N 输入被测数据脉冲序列,并行地依次按原有时序存入随机存储器中。存满后,后继数据把最先存入的数据顶出(使之消失)并继续衔尾存入。这样,在被测数据流中,存储器始终保存着最新的一段数据流。在规定的指令触发下,存储器停止存入,并将所存内容通过显示发生器嘯和各种控制电路嘳显示于显示器嘵上。中介存储器的并行路数(即位数)称为数据宽度;每路所能存储的数据序列长度称为数据深度。这两项是逻辑分析仪的主要技术指标。
  
  
  存储器嘮前面的输入通道数0~N是由它的并行路数决定的。比较器嘜的作用是将外部输入被测信号同逻辑分析仪内部设定的门限电平嘸进行比较。当大于门限电平时输出高电平H;反之则输出低电平L,形成十分方正的波形,因为它与真正的输入波形不同,称为伪波形(图2a)。
  
  
  经比较器嘜比较整形后的信号,送至采样电路嘩,在时钟脉冲噁的控制下进行采样。采样有两种方式:①利用时钟脉冲的前沿和后沿进行采样的称为采样方式;②利用时钟脉冲产生窄脉冲,并一直保持到下一个时钟脉冲,用这种新生成的脉冲进行采样的称为锁存方式。
  
  触发方式  逻辑分析仪的触发方式,由图1中的嘼~噅等几个方块来确定。它与传统示波器显示后事触发(显示触发后发生的事件)大不相同。它显示触发前已存入存储器嘮内的事件。这种方式称为往事触发。具体的触发方式可分为以下四种。①延迟触发:若在某一时刻t1按下触发按键,实际触发发生在t2=t1+τ时刻,延迟值τ可以为正、零或负值,这样就会显示出直到t1后τ秒内发生的事件。这就相当于移动显示窗口的时间轴,可由往事触发改变为部分的即事触发(也称中间触发),乃至全部的即事触发(也称后事触发)。这种触发方式可有效地用于观测偶然出现的跳动故障。②限定触发:利用外部时钟脉冲并增加二根或多根限定输入线,还可在面板上用控制按钮设置一定的限定条件,当满足这些限定条件时即自动触发。限定的输入线也可以由用户自行规定,以相"与"或者相"或"的方式进行触发。这种触发方式便于观测某一循环程序在每次执行中的有关信息,也可以在容量有限的存储器中记存多次循环的有关结果。③组合触发:也称"字"触发。当待测的几个输入信息序列的逻辑组合与所设定的触发"字"完全符合时就产生触发。这种触发便于捕捉软件程序运行中某一程序指令来进行触发,一旦出现这一特定的"字"时就产生触发。④毛刺触发:用图1中毛刺脉冲检测嘙来捕获输入信号中的毛刺脉冲(一种脉冲宽度很窄的干扰信号,脉冲宽度约为 5纳秒,幅度大于250毫伏),用它作为触发信号来观测外部干扰引起的故障。
  
  显示方式  逻辑分析仪有多种显示方式(图2)。①定点显示方式:逻辑分析仪对被测信息采用比较、采样和存储等电路进行整形,显示十分方正的脉冲波形(图2a)。采用这种显示方式的逻辑分析仪,称为定时关系分析仪。它可以并排显示多路伪波形图,从而方便地检查各路之间的相对定时关系。②状态显示方式:通过图1嘳的电路,将每一个时钟周期内以定点方式显示的低电平L显示成数字0,高电平H显示成数字1(二进制显示,图2b)。这种显示方式适于观测软件程序逻辑的执行情况。图 2a、b中还表示了两种显示方式相应的时间关系。采用状态显示方式的逻辑分析仪,称为逻辑状态分析仪。③映像显示方式:存入存储器中的全部二进制信息在显示器上均有相应的坐标位置,均用光点及其流向(光尾指向)来表示。这种显示方式的特点是:在显示器上可一次显示存储器中的全部信息,在需要观测软件程序全貌时,或要大概分析全部程序执行情况时最为方便。④数据比较显示方式:较新型的逻辑分析仪设置有参考存储器,可以先测一个正常电路,把它的逻辑状态存入参考存储器中,然后再测一个可能有故障的电路,把它的逻辑状态序列与参考序列并排显示在显示器的左右两半边进行比对,或只显示有误之处。⑤自动比对清单显示方式:新型逻辑分析仪采用微处理器和总线结构(图1下部的计算机系统噈),并将图1中嘙~噅各种方框电路及信号均改成系统可程控的。这样,就可以自动比对、自动触发、自动显示并自动地在出错状态加亮位。各种触发限定条件、触发时间、显示方式等信息,也可用文字列表以清单形式显示。为了方便用户还可设计成自动译码,译成8、10、16进制显示,甚至以各种计算机机器语言或计算机语言进行显示。这种新型自动比对清单显示方式的逻辑分析仪称为智能逻辑分析仪。
  

说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条