说明:双击或选中下面任意单词,将显示该词的音标、读音、翻译等;选中中文或多个词,将显示翻译。
您的位置:首页 -> 词典 -> 航空总线收发器
1)  aero-bus transceiver
航空总线收发器
1.
A radiation hardened aero-bus transceiver,which can perform high driving capability,low noise and low power supply,is designed based on the analysis of the features of devices in radiation conditions.
文章分析了电子元器件在空间辐照影响下的一些性能变化,考虑实际使用环境,设计了一种辐照加固的航空总线收发器电路。
2)  bus transceiver
总线收发器
3)  avionics bus
航空总线
1.
The characteristics of the interface control document(ICD) and its function in the avionics bus testing system are analyzed,the shortage of traditional ICD design method is pointed,and the universal ICD design method of avionics buses is described.
分析了接口控制文档(ICD)的特点及其在航空总线测试系统中的作用,指出了传统ICD设计方法的不足,提出了通用航空总线ICD设计方法。
2.
Kinds of avionics buses are applied in avionics system presently,but there is still not an integrated,normative and universal method for the buses as well as a strict standard.
目前飞机航电系统中应用着多种航空总线,但是总线测试没有完整、规范和通用的方法及严格的标准;在分析总线测试的要求以及所存在困难的基础上,提出了航空总线通用测试方法,涵盖了总线测试的主要内容;为了验证所提出的方法,将数据传输测试和电气性能测试方法应用于实时综合航电测试系统,该系统在地面交联实验中对1553B总线进行了测试,达到测试要求,验证了航空总线通用测试方法具有可行性和可靠性。
3.
The ARINC429, MIL-STD-1553B and CAN avionics bus interface communication system based on Field Programmable Gate Array(FPGA) are designed, which links different bus instruments.
采用现场可编程门列阵设计ARINC429,MIL-STD-1553B航空总线接口通信系统,实现总线设备之间的互联。
4)  aviation bus
航空总线
1.
Design of aviation bus protocol interface based on FPGA
基于FPGA的航空总线协议接口设计
2.
According to the key technology of offline test of analogy ARINC429 aviation bus,a novel automation test system based on 8-bit single-chip is designed.
在TDC-1综合信号装置自动测试系统中,针对模拟ARINCA29航空总线进行脱机检测这一关键技术,设计了基于8位单片机的新型自动测试子系统。
3.
Considering the complexity of both the AFDX protocol and the layout of the aviation bus,simulation can shorten the construction cycle of the network and reduce the investment risk.
由于AFDX协议以及航空总线布局的复杂性,采用网络仿真技术可以大大缩短网络建设周期,减小网络建设的投资风险。
5)  CAN Bus transceiver
CAN总线收发器
1.
Micro-computer-controlled direct-reading water meter and carrier based on CAN Bus transceiver;
基于CAN总线收发器的智能直读式水表
6)  GTL bus transceiver
GTL总线收发器
补充资料:系统总线仲裁器


系统总线仲裁器
system bus arbitrator

x}tong zongx}an zhongcaiql系统总线仲裁器(system bus arbitrator)系统总线的裁决机构。在多处理机系统中,当有1个以上的处理机或计算机模块要求使用系统总线而导致争用情况时,由它来裁决该由哪个处理机或哪个计算机模块使用系统总线。系统总线仲裁器一般由仲裁算法和相应的硬件构成。仲裁算法性能的优劣对系统性能有较大影响。 常用的仲裁算法有: (1)静态优先级算法它为每个连到总线上的处理机(或计算机模块)分配一个唯一的固定优先级。当多个处理机同时请求使用系统总线时,仲裁器使优先级最高的申请者使用总线。通常用菊花链方式来确定优先级,越靠近仲裁器的处理机的优先级越高。这种算法的优点是简单、易实现。缺点是优先级低的处理机很少有机会使用总线。 (2)均等算法通常以轮转方式将总线按固定长短的时间片依次供各处理机使用。常用于同步总线。优点是算法较简单且能保证各处理机有均等机会使用总线。缺点是平均等待时间较长。此外,若轮到的处理机不用总线时,将造成总线带宽的浪费。 (3)动态优先算法根据总线使用情况和相应规则,动态地改变连接到总线上的处理机的优先级。如近期最少使用算法,将最高的优先级分给在最长时间间隔内未使用总线的处理机。又如循环菊花链算法,根据离最后一次使用总线的处理机所处位置远近来分配优先级。距离越近的处理机,它的优先级越高。动态优先算法的优点是兼顾了前两种算法的优缺点,即有较小的平均等待时间而又可使系统中各处理机有更均等的机会使用总线,缺点是控制逻辑较复杂。 (4)先来先服务算法这是理想的仲裁算法,它不按优先级选择申请者,因而有最好的均等性,但实现较困难。主要作为一种衡量其它算法优劣的标准。 上述各种仲裁算法,可用集中式或分布式结构实现。集中式结构由一个仲裁器统一实现仲裁算法,常用轮流查询或独立请求和准用等硬件机构实现。分布式结构则将仲裁硬件分布到各个处理机中,分配给每个处理机一个唯一的优先号,欲请求使用总线的处理机将自己的优先号由各自的分布仲裁器送到共享的请求有效线上进行逻辑“或”操作,形成一个合成优先号。然后再由分布仲裁器将各处理机优先号与此合成优先号相比较,优先号小于此合成优先号的处理机将自动撤销请求,获得总线使用权的将是具有最高优先号的处理机。分布式仲裁结构的主要优点是具有较高可靠性。 系统总线仲裁器的工作过程如下:首先通过请求线接收各处理机发来的使用总线请求;然后由仲裁器按照仲裁算法加以裁决并向选中的处理机在总线准用线上发出总线有效信号;最后由被选中的处理机通过总线忙控制线,向其它处理机表明总线已被占用。主控处理机使用总线传送信息后便撤销总线忙信号,从而使仲裁器可再去响应和选择其它处理机对总线的请求。 标准总线都具有仲裁机构,如VM[E总线仲裁器采用集中式结构,而Mtdtibus~n和Future bus等总线仲裁器则采用分布式结构。这些总线一般都支持优先和均等混合仲裁算法,以适应多处理机系统的需要。对外围部件使用优先仲裁算法,而对其它处理机则使用均等仲裁算法,以使各处理机有较均等机会使用系统总线。
说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条