说明:双击或选中下面任意单词,将显示该词的音标、读音、翻译等;选中中文或多个词,将显示翻译。
您的位置:首页 -> 词典 -> π型电路
1)  π type circuit
π型电路
1.
In this paper, firstly, the characteristics of critical point are expressed with ABCD parameters for constant power load in π type circuit, these characteristics include critical voltage(amplitude and angle), critical load impedance and critical power, etc.
文中针对π型电路求出了用A、B、C、D参数表示的恒功率负荷的临界点特性,如负荷临界电压(幅值和相角),负荷临界阻抗和临界功率;证明了PR。
2)  hybrid π model
π型等等效电路
3)  π-equivalent circuit
π型等效电路
1.
The π-equivalent circuit model of laminated MIM LTCC capacitor is deduced in this paper, and the parameters of the equivalent circuit are extracted in detail.
对LTCC内埋置MIM电容的传统π型等效电路进行了研究,对其等效电路模型的参数进行了提取,详细推导了该模型中元件的参数估算公式,并用二层LTCC电容进行仿真验证,可以看出建立的三维HFSS模型在第一谐振频率点内与电路仿真结果有很好的一致性,但是随着频率的增高,片式器件高频寄生效应就会更加明显,因此需要提取更加准确的高频等效电路。
4)  π equivalent circuit
π型等值电路
1.
This paper presents a π equivalent circuit model of penstock in hydro-plant based on the transient flow function of penstock.
根据有压管道的非恒定流方程建立水电站均匀压力管道的π型等值电路模型,将不同长度的压力引水管道采用1个或多个π型模型等效,从而得到整个引水管道的等值电路模型。
5)  π-circuit
π形电路
1.
The calculation errors of normal π-circuit and constant parameter line model were analyzed.
对2种常用的EMTP线路模型进行了比较,分析了常规π形电路和固定参数线路模型的计算误差,提出了一种计算方法验证这些模型的准确性。
6)  equivalent c ircuit of mixed π model
混合π型高频等效电路
补充资料:增强型与耗尽型金属-氧化物-半导体集成电路
      耗尽型MOS晶体管用作负载管,增强型MOS晶体管用作驱动管组成反相器(图1),并以这种反相器作为基本单元而构成各种集成电路。这种集成电路简称E/D MOS。
  
  
  特点  E/D MOS电路的速度快,电压摆幅大,集成密度高。MOS反相器的每级门延迟取决于负载电容的充电和放电速度。在负载电容一定的条件下,充电电流的大小是决定反相器延迟的关键因素。各种MOS反相器的负载特性见图2。在E/D MOS反相器中,作为负载的耗尽型管一般工作在共栅源(栅与源相连,其电压uGS=0)状态。把耗尽型MOS晶体管的输出特性IDS~VDS曲线,沿纵轴翻转180o,取出其中uGS=0的曲线,即可得到E/D MOS反相器的负载(图2)。E/D MOS反相器具有接近于理想恒流源的负载特性。与E/E MOS反相器(负载管和驱动管都用增强型MOS晶体管的)相比,同样尺寸的理想E/D MOS电路,可以获得更高的工作速度,其门延迟(tpd)可减少至十几分之一。由于耗尽型管存在衬偏调制效应,E/D MOS反相器的负载特性变差,tpd的实际改进只有1/5~1/8。此外,由于E/DMOS反相器输出电压uo没有阈电压损失,最高输出电压uo可达到电源电压UDD=5伏(图1)。因此,比饱和负载E/E MOS反相器的电压摆幅大。另一方面,由于E/D MOS反相器的负载特性较好,为了达到同样的门延迟,E/D MOS反相器的负载管可以选用较小的宽长比,从而占用较少的面积;为了得到相同的低电平,E/D MOS反相器的βR值也比E/E MOS反相器的βR值小些。与E/E MOS电路相比,E/D MOS电路的集成密度约可提高一倍。
  
  
  结构与工艺  只有合理的版图设计和采用先进的工艺技术,才能真正实现E/D MOS电路的优点。图3是E/D MOS反相器的剖面示意图。E/DMOS电路的基本工艺与 NMOS电路类同(见N沟道金属-氧化物-半导体集成电路)。其中耗尽管的初始沟道,是通过砷或磷的离子注入而形成的。为了使负载管的栅与源短接,在生长多晶硅之前,需要进行一次"埋孔"光刻。先进的 E/D MOS的结构和工艺有以下特点。①准等平面:引用氮化硅层实现选择性氧化,降低了场氧化层的台阶;②N沟道器件:电子迁移率约为空穴迁移率的三倍,因而N沟道器件有利于提高导电因子;③硅栅自对准:用多晶硅作栅,可多一层布线。结合自对准,可使栅、源和栅、漏寄生电容大大减小。
  
  
  采用准等平面、 N沟道硅栅自对准技术制作的 E/D MOS电路,已达到tpd≈4纳秒,功耗Pd≈1毫瓦,集成密度约为300门/毫米2。E/D MOS电路和CMOS电路是MOS大规模集成电路中比较好的电路形式。CMOS电路(见互补金属-氧化物-半导体集成电路)比E/D MOS电路的功耗约低两个数量级,而E/D MOS电路的集成密度却比CMOS电路约高一倍,其工艺也比CMOS电路简单。E/D MOS电路和CMOS电路技术相结合,是超大规模集成电路技术发展的主要方向。
  

说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条