说明:双击或选中下面任意单词,将显示该词的音标、读音、翻译等;选中中文或多个词,将显示翻译。
您的位置:首页 -> 词典 -> 内建自测
1)  BIST
内建自测
1.
A Multi-frequency BIST IP Core with Scan Chain for Embedded Register File;
适用于嵌入式五口SRAM的多频率内建自测电路
2.
An approach for FPGA(Field Programmable Gate Array) testing logic cells based on BIST(Built-In Self-Test) is presented.
给出了一种基于内建自测(BIST)的测试现场可编程门阵列(FPGA)逻辑单元的方法,讨论了测试的配置结构、故障覆盖率和测试中出现的问题及解决办法。
3.
A reseeding BIST scheme with variable lengths of test sequences is proposed in this paper.
本文提出一种变长序列重复播种的内建自测试方案,该方案使用重复播种技术,每个种子所产生的伪随机测试向量的序列长度不同。
2)  BIST
内建自测试
1.
Design of Programmable Memory BIST for Embedded Dual Ports SRAM;
嵌入式双端口SRAM可编程内建自测试结构的设计
2.
Embedded Flash Memory BIST For System-on-a-Chip;
SoC嵌入式flash存储器的内建自测试设计
3.
An All-Digital BIST Scheme for the ADC Test;
全数字的模数转换器内建自测试方案
3)  built-in self test
内建自测试
1.
Implementation of quadratic orthogonal demodulation and built-in self test
二次正交解调算法及内建自测试的实现
2.
Aiming at the mixed-signal circuit testing,an integrated built-in self test(BIST) architecture for testing on-chip high speed ADC was presented.
针对混合信号电路的测试问题,提出了一种内建自测试(BIST)结构,分析并给出了如何利用该结构来计算片上高速模数转换器(ADC)的静态参数。
3.
The built-in self test(BIST)method for IP core and the design method for test-oriented IP core are introduced.
介绍了用于IP核测试的内建自测试方法(BIST)和面向测试的IP核设计方法,指出基于IP核的系统芯片(SOC)的测试、验证以及相关性测试具有较大难度,传统的测试和验证方法均难以满足。
4)  Build-in self-test
内建自测试
1.
The principle of the SRAM build-in self-test achieving and some advanced algorithms of march are analyzed in details and a typical design method of SRAM BIST is introduced by designing BIST circuits of 16k×32bit SRAM and is implemented on the Altera-EP1S25.
文中介绍了SRAM的典型故障类型和几种常用的测试方法,同时详细分析了嵌入式SRAM存储器内建自测试的实现原理以及几种改进的March算法,另外,以16k×32bitSRAM为例,给出了SRAM内建自测试的一种典型实现,并在Altera-EP1S25上实现。
2.
As a new method of design for testability build-in self-test can prominently improve the testability of the circuits.
内建自测试作为一种新的可测性设计方法,能显著提高电路的可测性。
5)  built-in self-test
内建自测试
1.
The Research on Low Power Built-in Self-test Design;
低功耗内建自测试设计方法研究
2.
Study on Built-In Self-Test Methodology for Fault Diagnosis of Mixed-Signal Circuits;
混合信号电路故障诊断的内建自测试(BIST)方法研究
3.
A low power test approach for test or built-in self-test based on arithmetic additive generator is proposed in this paper.
本文提出了一种基于算术加法生成器的测试或内建自测试的低功耗测试方法。
6)  built-in self-test(BIST)
内建自测试
1.
To reduce the storage volume of the test data during the built-in self-test(BIST),a new BIST technique based on two dimensional compression of test data is presented.
为压缩内建自测试(BIST)期间所需测试数据存储容量,提出了一种新的基于测试数据两维压缩的BIST方案。
2.
This method can be applied in the mixed-signal circuits test and in the Built-In Self-Test(BIST).
利用伪随机序列作为测试激励,通过计算输入输出的互相关函数得到K维特征空间,在特征空间的基础上进行分析,判别电路有无故障,实验证明该方法简单可行,且提高了测试的效率和正确性,适用于模拟及混合信号测试,适用于混合信号电路的内建自测试(BIST)。
3.
The advantagesand means of built-in self-test(BIST) are exhaustively discussed.
分析了数字VLSI电路的传统测试手段及其存在问题,通过对比的方法,讨论了内建自测试(BIST)技术及其优点,简介了多芯片组件(MCM)内建自测试的目标、设计和测试方案。
补充资料:-戊内酯、3-甲基丁内酯、咖吗-戊内酯
CAS: 108-29-2
分子式: C5H8O2
分子质量: 100.12
沸点: 207-208℃
熔点: -31-208℃

中文名称: 4-戊内酯、γ-戊内酯、3-甲基丁内酯、咖吗-戊内酯

英文名称: dihydro-5-methyl-2(3H)-Furanone、dihydro-5-methyl-2(3h)-furanon、4-hydroxypentanoic acid lactone、4-hydroxyvaleric acid lactone、4-methyl-gamma-butyrolactone、gamma-methyl-gamma-butyrolactone、gamma-valerolakton

性质描述: 无色至微黄色液体。凝固点-31℃,沸点205-206.5℃,83-84℃(1.73kPa),相对密度(25/25℃)1.0578,折光率(nD25)1.4301。能与水、许多有机溶剂、树脂和蜡等混溶。10%水溶液的pH为4.2。

生产方法: 由不饱和羧酸通过闭环反应来合成,例如乙酰乙酸与硫酸共热,或乙酰丙酸在镍、铜等催化剂存在下加氢。

用途: γ-戊内酯有较强的反应能力,可用作树脂溶剂及各种有关化合物的中间体。也用作润滑剂、增塑剂、非离子型表面活性剂的胶凝剂、加铅汽油的内酯类添加剂,用于纤维素酯和合成纤维的染色。γ-戊内酯具有香兰素和椰子香味。我国GB2760-86规定为允许使用的食用香料。主要用以配制桃、椰子、香草等型香精。
说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条