说明:双击或选中下面任意单词,将显示该词的音标、读音、翻译等;选中中文或多个词,将显示翻译。
您的位置:首页 -> 词典 -> 全耗尽型浮空埋层
1)  full depletion floating buried layer
全耗尽型浮空埋层
1.
A new LDMOS with a full depletion floating buried layer is proposed.
提出了一种新的全耗尽型浮空埋层LDMOS(FB-LDMOS)结构。
2)  fully depleted SOI
全耗尽SOI
3)  fully depleted
全耗尽
1.
Research of SOI CMOS Integrated Circuit Based on Fully Depleted Technology;
基于全耗尽技术的SOI CMOS集成电路研究
2.
The Research of Deep Submicron Fully Depleted SOI MOSFET Parameter Extraction Method;
深亚微米全耗尽SOI MOSFET参数提取方法的研究
3.
With the reduction of critical dimension,the device that have higher driving ability and good short channel effect is one of the focuses and multiple-gate fully depleted SOI MOSFET can resolve this problem effectively due to better control ability in the channel.
随着器件尺寸的不断缩小,对更大驱动电流和更有效抑制短沟道效应器件的研制成为研究的热点,SOI多栅全耗尽器件由于对沟道更好控制能力能够有效地解决尺寸缩小带来的短沟道效应问题[1]。
4)  fully-depleted
全耗尽
1.
The total dose irradiation effects under different bias configurations for fully-depleted (FD) silicon on insulator (SOI) devices are investigated,especially the influence on device performance from radiation-induced trapped-charges.
研究了不同偏置条件下,全耗尽SOI NMOSFET的总剂量抗辐射特性,主要讨论不同偏置条件对器件中陷获电荷的产生和分布,以及由此对器件性能产生的影响。
2.
Dual poly gate fully-depleted SOI CMOS devices and circuits were investigated.
对多晶硅双栅全耗尽SO I CM O S工艺进行了研究,开发出了1。
3.
Using SIMOX substrate, fully-depleted thin-film SOI.
选用SIMOX(Separation by Implantation of Oxygen)衬底材料,对全耗尽SOI CMOS工艺进行了研究,并发出了N+多晶硅栅全耗尽SOI CMOS器件及电路工艺,获得了性能良好的器件和电路。
5)  fully depleted SOI MOSFET
全耗尽SOIMOSFET
1.
Analytical threshold voltage model for fully depleted SOI MOSFETs;
全耗尽SOIMOSFET阈值电压解析模型
6)  depletion layer
耗尽层
1.
Proposed a model of the thin depletion layer which runs through the whole samples,and on the basis of this model the author explained the switching phenomena of the electrical conductivity of certain kinds of the Cu2O single crystal samples.
试验表明,跃变发生的温度随样品而异,提高电压时,样品的电导率会跃变到一个较高的数值,为了解释这种跃变现象,作者认为CU2O单晶的样品中存在有贯穿整个样品的耗尽层的模型。
2.
Under the assumption that only one kind of positive ion (Na +, for instance ) in glass is movable and negative ions only appear at the edge of the Na depletion layer, the relation of the depth of the depletion layer and bonding time during the anodic bonding of glass to Kovar alloy is obtained.
在假设玻璃中只有一种正离子 (Na+离子 )可移动 ,Na耗尽层中负离子仅出现在耗尽层边的情况下 ,根据电学方程得出玻璃—Kovar合金阳极连接中耗尽层厚度变化与连接时间的关
补充资料:增强型与耗尽型金属-氧化物-半导体集成电路
      耗尽型MOS晶体管用作负载管,增强型MOS晶体管用作驱动管组成反相器(图1),并以这种反相器作为基本单元而构成各种集成电路。这种集成电路简称E/D MOS。
  
  
  特点  E/D MOS电路的速度快,电压摆幅大,集成密度高。MOS反相器的每级门延迟取决于负载电容的充电和放电速度。在负载电容一定的条件下,充电电流的大小是决定反相器延迟的关键因素。各种MOS反相器的负载特性见图2。在E/D MOS反相器中,作为负载的耗尽型管一般工作在共栅源(栅与源相连,其电压uGS=0)状态。把耗尽型MOS晶体管的输出特性IDS~VDS曲线,沿纵轴翻转180o,取出其中uGS=0的曲线,即可得到E/D MOS反相器的负载(图2)。E/D MOS反相器具有接近于理想恒流源的负载特性。与E/E MOS反相器(负载管和驱动管都用增强型MOS晶体管的)相比,同样尺寸的理想E/D MOS电路,可以获得更高的工作速度,其门延迟(tpd)可减少至十几分之一。由于耗尽型管存在衬偏调制效应,E/D MOS反相器的负载特性变差,tpd的实际改进只有1/5~1/8。此外,由于E/DMOS反相器输出电压uo没有阈电压损失,最高输出电压uo可达到电源电压UDD=5伏(图1)。因此,比饱和负载E/E MOS反相器的电压摆幅大。另一方面,由于E/D MOS反相器的负载特性较好,为了达到同样的门延迟,E/D MOS反相器的负载管可以选用较小的宽长比,从而占用较少的面积;为了得到相同的低电平,E/D MOS反相器的βR值也比E/E MOS反相器的βR值小些。与E/E MOS电路相比,E/D MOS电路的集成密度约可提高一倍。
  
  
  结构与工艺  只有合理的版图设计和采用先进的工艺技术,才能真正实现E/D MOS电路的优点。图3是E/D MOS反相器的剖面示意图。E/DMOS电路的基本工艺与 NMOS电路类同(见N沟道金属-氧化物-半导体集成电路)。其中耗尽管的初始沟道,是通过砷或磷的离子注入而形成的。为了使负载管的栅与源短接,在生长多晶硅之前,需要进行一次"埋孔"光刻。先进的 E/D MOS的结构和工艺有以下特点。①准等平面:引用氮化硅层实现选择性氧化,降低了场氧化层的台阶;②N沟道器件:电子迁移率约为空穴迁移率的三倍,因而N沟道器件有利于提高导电因子;③硅栅自对准:用多晶硅作栅,可多一层布线。结合自对准,可使栅、源和栅、漏寄生电容大大减小。
  
  
  采用准等平面、 N沟道硅栅自对准技术制作的 E/D MOS电路,已达到tpd≈4纳秒,功耗Pd≈1毫瓦,集成密度约为300门/毫米2。E/D MOS电路和CMOS电路是MOS大规模集成电路中比较好的电路形式。CMOS电路(见互补金属-氧化物-半导体集成电路)比E/D MOS电路的功耗约低两个数量级,而E/D MOS电路的集成密度却比CMOS电路约高一倍,其工艺也比CMOS电路简单。E/D MOS电路和CMOS电路技术相结合,是超大规模集成电路技术发展的主要方向。
  

说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条