说明:双击或选中下面任意单词,将显示该词的音标、读音、翻译等;选中中文或多个词,将显示翻译。
您的位置:首页 -> 词典 -> 低压延时驱动电路
1)  LV time delay and driving circuit
低压延时驱动电路
2)  double voltage driving circuit
高低压驱动电路
1.
A kind of double voltage driving circuit with high voltage RC delay control was put forward for controlling gas solenoid valve of solid rocket divert and attitude control motors.
提出了一种高压RC延时控制的高低压驱动电路,用于姿轨控发动机燃气阀控制。
3)  low-voltage driver
低压驱动电路
4)  low threshold voltage
低驱动电压
1.
Design of low threshold voltage k-band capacitive RF MEMS switch;
低驱动电压k波段电容耦合式RF MEMS开关的设计
5)  Low Voltage-Driven
低电压驱动
1.
Study on Low Voltage-Driven Capillary Electrophoresis Chip Based on Optical Fiber Coupled;
基于光纤耦合的低电压驱动毛细管电泳芯片研究
6)  timing driven
时延驱动
1.
Presents a timing driven standard cell placement algorithm based on deterministic Simulated Annealing (SA).
提出了一个基于确定性模拟退火技术的时延驱动标准单元布局算法 ,实现在满足时延约束和宽高比约束的前提下优化版图面积 ,与基于一般的随机模拟退火技术的标准单元布局算法相比 ,该算法的运行速度较快、布局效果较
2.
In this paper,with the continuous floorplanning space being replaced by discrete space,and soft cell with variable aspect being expressed by some hard cells with fixed lengths and heights,a formal description of the timing driven floorplanning is presented,and a mean field annealing approach for the problem is proposed.
本文用离散的网格代替连续的版图规划平面 ,把长宽比可变的软模块对应成多个长度和宽度均确定的硬模块 ,给出了相应的时延驱动版图规划问题的形式化描述 ,并提出了基于均场退火网络的新的求解算法 。
补充资料:脉冲延时电路
      能使脉冲信号延迟一定时间的电路。延迟脉冲信号的办法很多,除了可用电子电路实现之外,电缆、仿真线、超声延迟线和电荷耦合器件等也都可以用来延迟脉冲信号。
  
  电缆延迟线的特点是频带宽,输出波形失真小;缺点是延迟时间不能太长,而且也不易调节。利用电感器和电容器构成的仿真线可以代替电缆作为延时电路,延迟时间可以较长,但设计和制作比较困难。超声延迟线体积较小,但频带较窄,也不易调整。
  
  在很多实际应用中,延时电路往往并不真正将输入脉冲信号本身延时,而只是经过所需的一段时间之后产生另一个新的脉冲信号作为延时后的输出脉冲。这种延时电路广泛应用于雷达、通信和各种控制系统的定时装置,可利用各种脉冲电路来实现。常用的有锯齿波延时电路和移位寄存器延时电路。
  
  锯齿波延时电路  图1为这种电路的原理框图和波形。电路工作时,输入脉冲Ui的前沿启动锯齿电压发生器,使它在某个初始电压UB的基础上产生一个随时间增长的锯齿形电压UC。电压比较器对UC和某个给定的电压UT(门限电压)相比较。当两者相等时,比较器即产生一脉冲信号UO作为输出。可以看出UO比Ui延迟了一段时间τ,其值取决于锯齿波的斜率以及门限电压UT和初始电压UB间的差值。改变它们即可改变延时的大小。这种电路的优点是结构简单,容易实现连续可变的延时。缺点是稳定性较差,最大延时值不得超过输入脉冲间的间隔。
  
  
  移位寄存器延时电路  图2是由 4级移位寄存器构成的延时电路。D为输入端,D为输出端。时钟信号一般为周期性脉冲。移位寄存器的作用是每出现一次时钟脉冲便将本级输入端(也是前一级输出端)的信号移入本级。这样,输入给图2电路的信号将经过 4个时钟周期后才出现在输出端上,从而实现4倍于时钟周期的延时。改变移位寄存器的级数即可改变延时值。这种电路的延时值可以做得很稳定,且可大于信号周期,也便于实现集成化。缺点是延时值只能是时钟信号周期的整数倍。这种延时电路广泛应用于各种数字信号处理系统。因为在这些系统中,信号常是从某个时钟信号衍生出来的,所需的延时值也往往是时钟周期的整数倍。
  
  

说明:补充资料仅用于学习参考,请勿用于其它任何用途。
参考词条